TA的每日心情 | 奋斗 13 小时前 |
---|
签到天数: 14 天 [LV.3]偶尔看看II
超级版主
 
- 积分
- 8231
|
特征赛灵思分销的相关资讯可以到我们网站了解一下,从专业角度出发为您解答相关问题,给您优质的服务!http://www.icyuanjian.com/
?高密度、高性能电可擦除复杂可编程逻辑器件
–44针,32输入输出CPLD
–比较大引脚间延迟75ns
–注册操作高达125MHz
–全连接输入和反馈逻辑阵列
–与ATF1500L软件和硬件的向后兼容性
?灵活的逻辑宏单元DT锁存可配置触发器
–全局和单独寄存器控制信号
–全球和个人输出启用
–可编程输出转换率
?高级电源管道理功能
–自动3mA待机(ATF1500Al-ic"title="ATF1500AL">ATF1500AL)
–引脚控制5μA待机模式(典型)
–可编程引脚保持器输入和IO
?适用于商业和工业温度范围
?提供44针PLCC和TQFP封装
?先进的闪存技术
–100%测试
–完全可重新编程
–100个编程擦除周期
–20年数据保留
–2000VESD保护
–200mA锁存器
-提高免疫力
?由流行的第方工具支持
?安全保险丝功能
描述
ATF1500A是一款高性能、高密度的复杂PLD。它基于先进的闪存技术构建,比较大引脚间延迟为75ns,支持高达125MHz的顺序逻辑操作。它具有32个逻辑宏单元和多达36个输入,可以轻松集成来自多个TTL、SSI、MSI和经典PLD的逻辑。ATF1500A的全局输入和反馈架构简化了逻辑布局,并消除了因变化而导致的引脚变化。
ATF1500A具有32个双向IO引脚和4个专用输入引脚。每个专用输入引脚也可以作为全局控制信号:寄存器时钟、寄存器复位或输出启用。这些控制信号中的每一个都可以被选择在每个宏蜂窝内单独使用。
32个逻辑宏单元中的每一个都产生一个埋入式反馈,该反馈被传输到全局总线。每个输入和IO引脚也馈入全局总线。由于这种全局总线,这些信号中的每一个都始终可用于设备中的所有32个宏蜂窝。
每个宏单元还生成一个折返逻辑项,该项将传输到区域总线。区域总线内的所有信号都连接到该区域内的所有16个宏蜂窝。
ATF1500A中宏单元之间的级联逻辑允许速、高效地生成复杂的逻辑功能。ATF1500A包含4个这样的逻辑链,每个逻辑链能够创建比较多40个乘积项的求和项逻辑。
总线友好型引脚保持器输入和IO
ATF1500A上的所有输入和IO引脚都有可编程的“数据保持器”电路。如果激活,当任何引脚被驱动到高或低,然后随后保持浮动状态时,它将保持在之前的高或低电平。
该电路可防止未使用的输入和IO线浮动到中间电压电平,这会导致不必要的功耗和系统噪声。保持电路消除了对外部上拉电阻器的需要,并消除了它们的直流功耗。
可以禁用引脚保持器电路。编程在逻辑文件中控制。一旦引脚保持器电路被禁用,未使用的输入和IO就需要正常的终止程序。
速度功率管道理
ATF1500A具有几个内置的速度和电源管道理功能。ATF1500A包含在没有发生逻辑转换时自动将设备置于低功耗待机模式的电路。这不仅降低了非活动期间的功耗,还为在10MHz以下系统速度下运行的大多数应用程序提供了成比例的节能。
所有ATF1500A还具有可选的引脚控制断电模式。在此模式下,电流降至10μA以下。当选择断电选项时,PD引脚用于关闭零件。在源文件中选择了断电选项。启用后,当PD引脚为高时,设备将断电。在断电模式下,所有内部逻辑信号都被锁存,任何启用的输出也是如此。在PD变低之前,所有引脚转换都会被忽略。当电源关闭功能启用时,PD不能用作逻辑输入输出。然而,PD引脚的宏单元仍可用于产生埋入式折返和级联逻辑信号。
每个输出还具有单独的转换速率控制。这可能用于通过减缓不需要以比较大速度运行的输出来降低系统噪声。输出默认为慢速切换,并可在文件中指定为速切换。
软件支持
ATF1500A由多个第方工具支持。自动装配器允许使用各种高级描述语言和格式进行逻辑合成。
ATF1500A宏单元足够灵活,可以支持高速运行的高度复杂的逻辑功能。宏单元由五个部分组成:乘积项和乘积项选择复用器;ORXORCASCADE逻辑;翻牌;输出选择和启用;以及逻辑阵列输入。
产品条款和选择Mux
每个ATF1500A宏单元有五个产品术语。每个产品项都接收来自全球总线和区域总线的所有信号作为其输入。
乘积项选择多路复用器(PTMUX)根据需要将五个乘积项分配给宏单元逻辑门和控制信号。PTMUX编程由编译器决定,它选择比较佳宏单元配置。
ORXORCASCADE逻辑
ATF1500A宏单元的ORXORCASCADE逻辑结构旨在高效地支持所有类型的逻辑。在单个宏单元内,所有乘积项都可以路由到OR门,从而创建一个五输入ANDOR和项。通过添加来自相邻宏蜂窝的CASIN,这可以扩展到多达40个产品项,只需很小的额外延迟。
宏单元的XOR门允许高效现比较和算术功能。OR和项对XORcomes的一个输入。另一个XOR输入可以是乘积项或固定的高电平或低电平。对于组合输出,固定电平输入允许选择输出极化。对于注册函数,固定水平允许DeMorgan比较小化乘积项。XOR门也用于模拟JK型触发器。
ATF1500A的触发器具有非常灵活的数据和控制功能。数据输入可以来自XORgate或单独的产品术语。选择单独的乘积项允许在组合输出宏单元内创建隐藏的寄存器反馈。
除了D、T、JK和SR操作外,触发器还可以配置为流通式锁扣。在这种模式下,当时钟为高时,数据通过,而当时钟为低时,数据被锁定。
时钟本身可以是全局CLK引脚或单个产品项。触发器在块的上升沿改变状态。当CLK引脚用作时钟时,可以选择宏单元乘积项之一作为锁定启用。当时钟启用功能处于活动状态并且启用信号(乘积项)为低时,所有时钟边沿都会被忽略。
触发器的异步复位信号(AR)可以是引脚全局清除(GCLR)、乘积项或始终关闭。AR也可以是具有乘积项的GCLR的逻辑or。异步预设(AP)可以是一个产品术语,也可以是其他术语。
输出选择和启用
ATF1500A宏单元输出可以选择注册或组合。当输出被记录时,相同的记录信号在内部反馈到全局总线。当输出为组合时,如果选择单独的乘积项作为触发器输入,则埋入式反馈可以是相同的组合信号,也可以是寄存器输出。
输出使能多路复用器(MOE)控制输出使能信号。任何缓冲区都可以长时间启用,以现简单的输出操作。缓冲器也可以长时间拆卸,以允许将引脚用作输入。在这种配置中,所有宏蜂窝资源仍然可用,包括埋入式反馈、扩展器和CASCADE逻辑。每个宏单元的输出启用也可以选择两个OE引脚中的任何一个或作为单独的产品术语。
全球区域
全局总线包含所有输入和IO引脚信号,以及来自所有32个宏单元的埋入式反馈信号。与每个信号的补码一起,这提供了一个68位总线作为每个乘积项的输入。使整个全球总线可用于每个宏蜂窝消除了任何潜在的路由问题。使用这种架构,可以在不需要更改引脚的情况下修改。
每个宏单元还生成一个折返产品术语。该信号发送到区域总线,可供16个宏蜂窝使用。折返是大细胞产品术语之一的反极性。 |
|